数字逻辑
维基百科,自由的百科全书
-{T|zh-cn:数字逻辑;zh-tw:數位邏輯}- 数字逻辑是计算机科学与技术专业的一门基础专业必修课。学习此课的目的是掌握对数字逻辑电路的分析和设计方法。其中包括用门和触发器的逻辑分析及设计方法,中大规模集成电路的原理、使用方法和可编程逻辑器件的逻辑设计方法。它的先修课程有“电路与电子技术”及“程序设计语言”等;它的后续课程有“计算机组成原理”、“计算机系统结构”、“微机接口技术”等。
数字逻辑课程的基本内容:
- 数制和编码
- 逻辑代数基础
- 组合逻辑电路的分析与设计
- 常见的组合逻辑电路
- 加法器
- 全加器
- 74LS283:4位二进制超前进位全加器
- 半加器
- 全加器
- 比较器
- 74LS85
- 译码器(也稱:編碼器)
- 74LS139:双2-4线译码器
- 74LS138:3-8线译码器
- 74LS154:4-16译码器
- 编码器
- 74LS148:(8-3线)优先权编码器
- 数据分配器
- 数据选择器
- 74LS151:8输入1位多路选择器
- 74LS157:4位2通道数据选择器
- 74LS153:双4通道选1数据选择器
- 奇偶校验器
- 三态缓冲器
- 加法器
- 组合电路中的险象
- 常见的组合逻辑电路
- 同步时序逻辑电路的分析与设计
- 异步时序逻辑电路的分析与设计(異步也可稱為:非同步)
- 可编程逻辑器件PLD
- 数字系统设计